项目 | SEM-D处理组件 | VPX信号处理模块 | 数字信号处理组件 |
处理单元 | 主处理器:XC7V690T | 主处理器:XC7VX690T 协处理器:XC7Z035 | 主处理器:XilinxXC7K325T/410T |
采集通道 | ADC:单通道5GHz或双通道2.5GHz,量化位数10bit DAC:单通道5GHz或双通道2.5GHz,量化位数12bit | ADC:单通道5GHz或双通道2.5GHz,量化位数10bit DAC:单通道5GHz或双通道2.5GHz,量化位数12bit 低速ADC:双通道40MHz,量化位数12bit | ADC08X3000:单通道2.4GHz,量化位数8bit,输入频率范围1.8GHz±500MHz AD9637:双通道40MHz,量化位数12bit |
板上缓存 | QDRII位宽72bit,容量142Mbit,时钟400MHz | 主处理器外挂2组64bit DDR3, 时钟500MHz 协处理器外挂1组32bit DDR3 | QDRII位宽36bit,容量72Mbit,时钟500MHz |
时钟 | 支持板载时钟、外部输入参考时钟、外部输入采样时钟 | 支持板载时钟、外部输入参考时钟、外部输入采样时钟 | 支持100MHz板载时钟、外部输入参考时钟 |
背板数 据连接 | GTX(2X),速率3.125Gbps RapidIO(1X),速率3.125Gbps LVDS(20X),速率200MHz DDR MLVDS(7X),速率100MHz 6路LVTTL 2路CAN总线 | P1:4xRapidIO v2.0来自主处理器 P1:4xPCIe v2.0来自主处理器 P2:2组8x高速串行接口来自主处理器; P3:32xLVDS信号来自主处理器,收发方向可设置,其中2路时钟输入P3:1组8x LVTTL来自主处理器,收发方向可设置 | J30J-37ZK外部数据接口: LVTTL输入:9路,速率1Mbps LVTTL输出:18路,速率1Mbps RS422:1路,速率115200bps |
背板射频 连接 | 中频信号输入:2路 中频信号输出:2路 参考时钟输入:1路 | 中频信号输入:2路 中频信号输出:2路 低速信号输入:2路 参考时钟输入:1路 | 中频信号输入:1路 中频信号输出:1路 参考时钟输入:1路 模拟低速输入:2路 北斗定位信号输入:1路 |
供电 | 工作电压:DC+28V 功耗:小于45W | 工作电压:DC+12V,+5V功耗:小于60W | 工作电压:DC+12V 功耗:小于30W |
前面板J30J 连接器 | JTAG调试接口 1路RS232来自处理器 | 1路以太网来自协处理器 JTAG调试接口 1路RS232来自协处理器 | J30J-15ZK调试接口:FPGA-JTAG调试接口 RS232:1路自定义 GPIO:3路 |
工作环境 | 工作温度:-40℃~+55℃ 存储温度:-50℃~+65℃ | 工作温度:-40℃~+55℃ 存储温度:-50℃~+65℃ | 工作温度:-40℃~+55℃ 存储温度:-50℃~+65℃ |
外观结构 | 标准SEM-D结构,149.4mm×122.7mm×24mm 支持导冷散热 | 标准6U VPX 支持风冷/导冷散热 | 242mm×200mm×27mm |
典型应用 | 雷达信号模拟 雷达干扰产生 | 雷达信号模拟 雷达干扰产生 | 雷达信号模拟 雷达干扰产生 |